闪电下载吧 最新软件 免费软件 绿色软件

教程资讯 软件专题

您的位置:SD124 > 图形图像 > 图像处理 > Cadence Sigrity 2017 win10 17.20

Cadence Sigrity 2017 win10 17.20

  • 软件大小:未知
  • 更新日期:2018-10-31
  • 官方网站:闪电下载吧
  • 软件等级:★★★☆☆
  • 运行环境:Winxp/Win7/Win8/Win10
Cadence Sigrity 2017 win10 17.20
  • 软件说明
  • 软件截图
  • 下载地址
  • 相关软件
  • 用户评论
  • 投诉建议: 858898909@qq.com
Sigrity 2017是由Cadence发布仿真产品,对于新的产品中更新了serial link仿真流程,增加对USB 3.1的支持,对电源完整性的仿真做了优化,Cadence Sigrity 2017是您进行电路设计、三维建模的不二选择,可以大大地降低设计成本,小编主推各位下载使用!

Cadence Sigrity 2017 17.00 最新版

功能特点

PCB电源及信号完整性签核加速能力不仅是设计独立电路板的关键,同时也是产品端到端完整设计的必要能力。

Sigrity 2017是Cadence系统设计使能的重要技术,从芯片、电路板、到全系统,助企业打造创新的高质量电子产品。

设计流程初期即决定正确的功率输出方案是PCB设计团队需考虑的核心问题之一。

独一无二的PowerTree界面可以助用户快速检视功率拓扑,精准判断功率输出的最佳路径;同时,设计变更时的编辑工作也更加简捷。

存储于PowerTree环境下的所有信息皆可用于设计流程后期,自动设置布线后(post-route)电源完整性分析,实现快速设计收敛。

全新发布的Sigrity 2017采用分析模型库管理器,实现对电源完整性模型内容库的管理,所有模型皆可实现自动存储并在复用设计组件时从分析模型管理器内容库中取回。

这一流程此前仅支持手动重复操作,现在则可以实现全自动化,大幅加速设计及产品开发。

Sigrity 2017还将最新PCIe技术与高速互联结合,助设计师实时确保信号完整性。内

置的Sigrity System SI串联分析工具包括PCIe 4.0接口标准工具包,无需人工对照标准文件以检查并评估,即可自动验证信号质量标准。

Sigrity 2017系列产品采用专属技术,提高效率,缩短设计流程,Cadence产品工程事业部高级总监Steve Durrill表示。

此次发布的全部新功能及升级都以协助客户快速开发高性能产品为主要目的。

新版PCIe标准批准发布前即开发出完整的PCIe 4.0标准包,充分印证了我们对客户需求的关注,助其不断缩短产品上市时间。”

Terayne与Cadence紧密合作,帮助PCB设计师在电源完整性设计环节掌握更高的主动权,Terayne设计技术事业部经理Paul Carlin说道。

Sigrity系列产品的此次升级将进一步提高效率,缩短产品开发时间,增强Teradyne的竞争优势。

Sigrity 2017新特性:

Cadence 发布 Sigrity 2017 版本,除了效能提升之外,各相关程序新增功能如下:
·PowerDC – PowerTree 电源回路的拓扑结构
·Speed2000 – 新增 ESD 仿真的流程
·PowerSI – Special void 设定自动化
·3DEM – Partial Inductance 及 SPICE 模型的提取
·SystemSI – 新增 PCI-E Gen4 和 P8+ OpenPOWER Compliance Kit
·XtractIM – XtractIM EPA 的 HTML 报告可与 APD 作交互查询
·T2B – 支持 IBIS 6.1 和 Random Pattern
新功能介绍:
1、PowerTreePower Tree 是一种由电路图或 PCB layout 抽出可视觉化的电源回路的拓扑结构资料的工具。除了产生 Power Tree 外,里面所有的元件属性都可透过手动添加或利用 AMM Model 来带出。它可以协助使用者很容易地进行早期电路功耗的评估及后续的自动化环境及条件的设置。 PowerTree可以单独执行,或是与整合到 PowerDC、OptimizePI 和 Allegro Sigrity PI。
PowerTree 为 DC 分析目的提供以下功能:
·产生一个直观的由 VRM 到 Sink 端的电源拓扑结构
·由电路图 /PCB 布局中提取元件属性
·易于修改的元件资料
·自动识别所有电源网络以进行分析
·轻松查找/追踪电路图中的 ECO 变更
·执行 pre-Layout 的直流分析
·与 AMM model Library 沟通以便使用模型数据
·可储存/载入重复使用 PowerTree 档案
2、Speed2000
新增 ESD Simulation 的工作流程
在 Sigrity2017 中,Speed2000 新增静电分析功能,用来检查放电问题对设计的影响。 ESD 可以定义为两个带电物体之间的静电流,有可能因为接触、短路或因介电质的损坏而触发。
例如:
·通过与敏感设备的人类接触,人体触摸对引发放电现象往往会超过 4,000V。
·USB 缆线因具备供电能力,因此在端口接触瞬间亦会引发放电现象。
·因来自触摸电子设备或系统的人体的静电放电可以产生数千伏特电压和几安培电流,这个现象可以容易导致 IC 内部电路损坏。以下是可能由 ESD 引起的损坏状况:
·设备或系统完全故障
·未预测的设备或系统行为
·电磁辐射的干扰
3、增强对 Allegro 图档的支持
·支持 PCB 背钻结构。
·支持当 brd 文件时转换成 .spd 格式时对背钻孔结构的解析和仿真。
·支持 Tabs routing 布线设计转换成 .spd 格式和仿真。
4、Special void 设定自动化
Void 的大小唯有极小于欲仿真的信号波长方可忽略以便加快仿真速度,因此需要有经验的工程师进行设定避免仿真偏差。新增的自动化功能可以根据仿真的频率自动设定 special void,简化设定难度并加快仿真速度。
5、改善低频的准确性
·以往在提取参数时,如果线路中有串并联被动元件,PowerSI 会一起考虑进来。但是 PCB 分布的众多解耦合电容会使电源平面在低频会有很多共振点,曲线变化很大导致分别由低频仿真器与高频仿真器个别运算的结果结合的曲线 fitting 比较困难。因此比较好的作法是先提取未挂载被动元件的线路参数,之后再与被动元件的参数结合在一起。
·支持 Allegro 档案中的背钻结构
·PowerSI 可以直接支持 Allegro 档案设定的背钻结构,无须在PowerSI里面额外设定。
6、3DEM
·支持多接脚被动元件的 SPICE model
·Partial Inductance 及 SPICE 模型的提取
·支持 quasi-static solver提取的 Partial Inductance,包含电源、信号甚至接地的走线并输出成 RLC SPICE 模型或矩阵形式的电感值的文档。
7、PowerDC
Thermal Flow Enhancements
8、热分析流程增强:
·强化存档/载入分析结果的功能,以支持 2D / 3D 应力分布
·添加热传递系数值到签核报告中
·改进散热器编辑过程,避免在编辑模型后发生重复点击确定按钮
·强化电源和温度分布图形档案     

安装破解图文教程:http://www.sd124.com/article/2018/1031/226677.html

有任何意见或者建议请联系邮箱:858898909[at]qq.com 本站部分内容收集于互联网,如果有侵权内容、不妥之处,请联系我们删除。敬请谅解!
Copyright © 2012 SDBETA.com. All Rights Reserved 豫ICP备12021367号 豫公网安备 41019702002546号闪电下载吧